# Circuitos Digitales Avanzados Unidad 2

Procedimiento de Diseño de Circuitos Secuenciales Síncronos

## Descripción de Problema

Diseñe e implemente un circuitos secuencial síncrono que dado un valor de la entra **X** presente una secuencia en su salidas.

- 1. Si la entrada X es cero entonces la salidas Z2,Z1, y Z0 son cero (000)
- 2. Si la entrada x es 1 entonces se presenta continuamente en la salida la secuencia: 001, 010, 100, ... 001, 010, 100,...

**Nota**: En todo momento si **x** es cero las secuencia deja de presentarse para cumplir el punto 1.







#### Máquina de estados:





# Representación del funcionamiento del circuito

#### Máquina de estados:



| Estado Actual | Próximo Estado |           |  |  |
|---------------|----------------|-----------|--|--|
| Estado Actual | X=0            | X=1       |  |  |
| S0            | S0             | <b>S1</b> |  |  |
| <b>S1</b>     | S0             | S2        |  |  |
| S2            | S0             | <b>S3</b> |  |  |
| <b>S3</b>     | S0             | <b>S1</b> |  |  |



#### Tabla de transición de Estados: Vesión compacta

| Estado Actual | Próximo Estado |           |  |  |
|---------------|----------------|-----------|--|--|
| Estado Actual | X = 0          | X = 1     |  |  |
| S0            | S0             | <b>S1</b> |  |  |
| <b>S1</b>     | S0             | <b>S2</b> |  |  |
| <b>S2</b>     | S0             | <b>S3</b> |  |  |
| \$3           | S0             | <b>S1</b> |  |  |

| Estado Actual | х | Próximo Estado |
|---------------|---|----------------|
| S0            | 0 | S0             |
| <b>S1</b>     | 0 | S0             |
| <b>S2</b>     | 0 | S0             |
| \$3           | 0 | S0             |
| S0            | 1 | <b>S1</b>      |
| <b>S1</b>     | 1 | <b>S2</b>      |
| <b>S2</b>     | 1 | <b>S3</b>      |
| \$3           | 1 | <b>S1</b>      |



#### Tabla de transición de Estados: Vesión compacta

| Estado Actual | Próximo Estado |           |  |  |
|---------------|----------------|-----------|--|--|
| Estado Actual | X = 0          | X = 1     |  |  |
| S0            | S0             | <b>S1</b> |  |  |
| <b>S1</b>     | S0             | <b>S2</b> |  |  |
| <b>S2</b>     | S0             | <b>S3</b> |  |  |
| \$3           | S0             | <b>S1</b> |  |  |

| Estado Actual | х | Próximo Estado |
|---------------|---|----------------|
| S0            | 0 | S0             |
| <b>S1</b>     | 0 | S0             |
| <b>S2</b>     | 0 | S0             |
| \$3           | 0 | S0             |
| S0            | 1 | <b>S1</b>      |
| <b>S1</b>     | 1 | <b>S2</b>      |
| <b>S2</b>     | 1 | <b>S3</b>      |
| \$3           | 1 | <b>S1</b>      |

## Codificación de estados en binario

| Fatada    | Opciones |    |    |    |          |  |
|-----------|----------|----|----|----|----------|--|
| Estado    | Α        | В  | С  | D  | Opción N |  |
| S0        | 00       | 01 | 10 | 11 |          |  |
| <b>S1</b> | 01       | 10 | 11 | 00 |          |  |
| S2        | 10       | 11 | 00 | 01 |          |  |
| \$3       | 11       | 00 | 01 | 10 |          |  |

Total de opciones:

$$P(n,r) = \frac{n!}{(n-r)!}$$

n: es el conjunto de estados posible (según el número de bits que los representan)

r: es el número de estados a utilizar del conjunto n

## Tablas de verdad

| Estado Actual (Q1 Q0) | Próximo Esta | Salidas<br>Z |              |
|-----------------------|--------------|--------------|--------------|
| , , , , ,             | X = 0        | X = 1        | ( Z2 Z1 Z0 ) |
| SO (OO)               | SO ( O O )   | S1 (01)      | 000          |
| S1 (01)               | SO ( O O )   | S2 (10)      | 001          |
| S2 (10)               | SO ( O O )   | S3 (11)      | 010          |
| S3 (11)               | SO ( O O )   | S1 (01)      | 100          |

## Selección de dispositivo a utilizar en el bloque de memoria

Esquema general de una máquina de estados Moore



### Cálculo de ecuaciones

#### Flip-Flops tipo D:





$$Q1^{+} = X Q1'Q0 + X Q1Q0'$$
  
 $Q1^{+} = X (Q1 \oplus Q0)$ 



$$Q0^+ = X Q0' + X Q1$$
  
 $Q0^+ = X (Q0' + Q1)$ 

## Cálculo de ecuaciones

### Salidad Z:

| Estado Actual | Salidas<br>Z |
|---------------|--------------|
| (Q1Q0)        | ( Z2 Z1 Z0 ) |
| SO (OO)       | 000          |
| \$1 (01)      | 001          |
| S2 (10)       | 010          |
| S3 (11)       | 100          |



$$Z2 = Q1 Q0$$



$$Z1 = Q1 Q0'$$



$$Z0 = Q1'Q0$$

# Construcción del circuito utilizando flip-flops

## - Logisim



# Pruebas y verificación

- Simulación en Logisim



## Tecnica alternativa para la asingación binaria para estados

#### Representación del funcionamiento del circuito

Máquina de estados:



| Estado Actual | Próximo Estado |     |  |  |
|---------------|----------------|-----|--|--|
| Estado Actual | X=0            | X=1 |  |  |
| Α             | A              | В   |  |  |
| В             | Α              | С   |  |  |
| С             | Α              | D   |  |  |
| D             | Α              | В   |  |  |

# Tablas de verdad

Asignación por activación de un solo bit a la vez (One-Hot State Assignment ).

| Estado Actual ( Q2 Q1 Q0 )              | Próximo Estad | Salidas<br>Z |              |  |
|-----------------------------------------|---------------|--------------|--------------|--|
| • • • • • • • • • • • • • • • • • • • • | X = 0         | X = 1        | ( Z2 Z1 Z0 ) |  |
| A (000)                                 | A(000)        | B(001)       | 000          |  |
| B (001)                                 | A(000)        | C(010)       | 001          |  |
| C (010)                                 | A(000)        | D(100)       | 010          |  |
| D (100)                                 | A(000)        | B(001)       | 100          |  |

### Cálculo de ecuaciones

Flip-Flops tipo D:





 $Q2^+ = X Q1$ 



$$Q1^+ = X Q0$$

| Q0⁺      |     |     |     |     |     |     |     |     |
|----------|-----|-----|-----|-----|-----|-----|-----|-----|
| Q2 Q1 Q0 | )   |     |     |     |     |     |     |     |
| х \      |     |     |     |     |     |     |     |     |
| \        | 000 | 001 | 011 | 010 | 110 | 111 | 101 | 100 |
| 0        | 0   | 0   | Х   | 0   | Х   | Х   | Х   | 0   |
| 1        | 1   | 0   | Х   | 0   | Х   | Х   | Х   | 1   |

$$Q0^+ = X Q1'Q0'$$

# Pruebas y verificación

- Simulación en Logisim

